Схема утримування MOSFET, яка включає резистори R1-R6, електролітичні конденсатори C1-C3, конденсатор C4, PNP тріод VD1, діоди D1-D2, проміжне реле K1, компаратор напруги, інтегровану мікросхему NE556 з подвійною базою часу та MOSFET Q1, з висновком № 6 інтегрованої мікросхеми NE556 з подвійною базою часу, яка служить вхідним сигналом, а один кінець резистора R1, підключеного одночасно до контакту 6 інтегрованої мікросхеми NE556 з подвійною базою часу, використовується як вхід сигналу, один кінець резистора R1 підключений до виводу 14 інтегрованої мікросхеми NE556 з подвійною базою, один кінець резистора R2, один кінець резистора R4, емітер PNP-транзистора VD1, сток MOSFET Q1 і DC джерело живлення, а інший кінець резистора R1 підключений до контакту 1 інтегрованої мікросхеми NE556 з подвійною тактовою базою, виводу 2 інтегрованої мікросхеми з подвійною тактовою базою NE556, позитивної електролітичної ємності конденсатора C1 та проміжного реле. K1 нормально замкнутий контакт K1-1, інший кінець проміжного реле K1 нормально замкнутий контакт K1-1, негативний полюс електролітичного конденсатора C1 і один кінець конденсатора C3 підключені до заземлення джерела живлення, інший кінець конденсатора C3 підключено до контакту 3 інтегрованої мікросхеми NE556 з подвійною розв’язкою часу, висновок 4 інтегрованої мікросхеми з подвійною розв’язкою часу NE556 підключено до позитивного полюса електролітичного конденсатора C2 та іншого кінця резистора R2 одночасно, і негативний полюс електролітичного конденсатора C2 підключено до заземлення джерела живлення, а негативний полюс електролітичного конденсатора C2 підключено до заземлення джерела живлення. Негативний полюс C2 з’єднаний із заземленням джерела живлення, висновок 5 інтегрованої мікросхеми NE556 з подвійною розв’язкою часу підключений до одного кінця резистора R3, інший кінець резистора R3 підключений до позитивного входу фази компаратора напруги. , вхід негативної фази компаратора напруги підключений до позитивного полюса діода D1 та іншого кінця резистора R4 одночасно, негативний полюс діода D1 підключений до заземлення джерела живлення, а вихід компаратор напруги підключений до кінця резистора R5, інший кінець резистора R5 підключений до триплексу PNP. Вихід компаратора напруги підключений до одного кінця резистора R5, інший кінець резистора R5 підключений до бази PNP транзистора VD1, колектор PNP транзистора VD1 підключений до позитивного полюса діода. D2, негативний полюс діода D2 підключений до кінця резистора R6, кінця конденсатора C4 та затвора MOSFET одночасно, інший кінець резистора R6, інший кінець конденсатор C4 та інший кінець проміжного реле K1 підключені до джерела живлення, а інший кінець проміжного реле K1 підключений до джерела джерелаMOSFET.
Схема утримування MOSFET, коли А забезпечує низький тригерний сигнал, у цей час встановлено подвійну інтегровану мікросхему NE556 з подвійною розв’язкою часу, інтегровану мікросхему з подвійною розв’язкою часу NE556, висновок 5 високий рівень, високий рівень на вході позитивної фази компаратора напруги, негативний фазовий вхід компаратора напруги резистором R4 і діодом D1 для забезпечення опорної напруги, у цей час на виході компаратора напруги високий рівень, високий рівень для того, щоб тріод VD1 проводив струм, що тече від колектора тріода VD1. заряджає конденсатор C4 через діод D2, і в той же час MOSFET Q1 проводить, в цей час котушка проміжного реле K1 поглинається, і проміжне реле K1 нормально замкнутий контакт K 1-1 роз'єднується, і після проміжного реле K1 реле K1 нормально замкнутий контакт K 1-1 від’єднано, джерело живлення постійного струму до 1 і 2 футів інтегрованої мікросхеми NE556 з подвійною синхронізацією забезпечує напругу живлення, доки напруга на контактах 1 і 2 двоканального інтегрована мікросхема NE556 з подвійною тактовою розв’язкою заряджається до 2/3 напруги живлення, інтегрована мікросхема з подвійною тактовою розв’язкою NE556 автоматично скидається, а контакт 5 інтегрованої мікросхеми з подвійною тактовою розв’язкою NE556 автоматично відновлюється до низького рівня, і наступні ланцюги не працюють, а в цей час конденсатор C4 розряджається, щоб підтримувати провідність MOSFET Q1 до кінця розрядки ємності C4 і відпускання котушки проміжного реле K1, нормально замкнутий контакт проміжного реле K1 K11 замкнутий, при цьому час через замкнуте проміжне реле K1 нормально замкнутий контакт K 1-1 буде подвійною розв’язкою інтегрованої мікросхеми NE556 1 фут і 2 фути розчіплювача напруги вимкнуто, для наступного разу подвійної розв’язки інтегрованої мікросхеми NE556 контакт 6 для забезпечення низького рівня тригерний сигнал, щоб інтегрована мікросхема NE556 з подвійною базою часу була налаштована на підготовку.
Структура схеми цього додатка є простою та новою, коли інтегрована мікросхема NE556 з подвійною розв’язкою часу контакти 1 і контакти 2 заряджаються до 2/3 напруги живлення, інтегрована мікросхема з подвійною розв’язкою часу NE556 може бути автоматично скинута, інтегрована мікросхема з подвійною розв’язкою часу Контакт 5 NE556 автоматично повертається до низького рівня, щоб наступні схеми не працювали, щоб автоматично припинити заряджання конденсатора C4, і після зупинки заряджання конденсатора C4, що підтримується провідністю MOSFET Q1, ця програма може постійно підтримуватиMOSFETQ1 провідний протягом 3 секунд.
Він включає в себе резистори R1-R6, електролітичні конденсатори C1-C3, конденсатор C4, PNP-транзистор VD1, діоди D1-D2, проміжне реле K1, компаратор напруги, інтегровану мікросхему NE556 з подвійною тактовою розв’язкою та MOSFET Q1, висновок 6 вбудованої подвійної тактової розв’язки мікросхема NE556 використовується як вхід сигналу, а один кінець резистора R1 підключений до контакту 14 вбудованої мікросхеми NE556 з подвійною базою часу, резистор R2, контакт 14 інтегрованої мікросхеми NE556 з подвійною базою часу та контакт 14 подвійного часу базова інтегрована мікросхема NE556, а резистор R2 підключений до виводу 14 інтегрованої мікросхеми NE556 з подвійною часовою базою. контакт 14 інтегрованої мікросхеми NE556 з подвійною тактовою базою, один кінець резистора R2, один кінець резистора R4, транзистор PNP
Який принцип роботи?
Коли A забезпечує низький тригерний сигнал, тоді інтегрована мікросхема NE556 з подвійною тактовою базою, інтегрована мікросхема з подвійною тактовою частотою NE556 на контакті 5 виводить високий рівень, високий рівень на вхід позитивної фази компаратора напруги, вхід негативної фази компаратора напруги. компаратор напруги за допомогою резистора R4 і діода D1 для забезпечення опорної напруги, цього разу, високий рівень виходу компаратора напруги, високий рівень провідності транзистора VD1, струм тече від колектора транзистора VD1 через діод D2 до конденсатор C4 заряджається, в цей час котушка всмоктування проміжного реле K1, котушка всмоктування проміжного реле K1. Струм, що йде від колектора транзистора VD1, заряджається на конденсатор С4 через діод D2, і при цьому,MOSFETQ1 проводить, в цей час котушка проміжного реле K1 всмоктується, і нормально закритий контакт K 1-1 проміжного реле K1 відключений, і після того, як нормально закритий контакт K 1-1 проміжного реле K1 відключено, живлення напруга живлення, що надається джерелом живлення постійного струму на 1 і 2 фути інтегрованої мікросхеми NE556 з подвійною розверткою часу, зберігається до тих пір, поки напруга на контактах 1 і виводу 2 інтегрованої мікросхеми з подвійною розверткою NE556 не зарядиться на 2/3 напруга живлення, інтегрована мікросхема NE556 з подвійною тактовою схемою автоматично скидається, а контакт 5 інтегрованої мікросхеми з подвійною тактовою системою NE556 автоматично відновлюється до низького рівня, і наступні схеми не працюють, і в цей час конденсатор C4 розряджається, щоб підтримувати провідність MOSFET Q1 до кінця розряду конденсатора C4, і котушка проміжного реле K1 звільняється, а нормально замкнутий контакт K 1-1 проміжного реле K1 від’єднується. Реле K1 нормально замкнутий контакт K 1-1 замкнутий, цього разу через замкнуте проміжне реле K1 нормально замкнутий контакт K 1-1 буде подвійним часовим базовим інтегрованим чіпом NE556 1 фут і 2 фути на розчіплювач напруги, наступного разу до контакт 6 інтегрованої мікросхеми NE556 з подвійною тактовою базою для забезпечення сигналу запуску для встановлення низького рівня, щоб підготуватися до набору інтегрованої мікросхеми NE556 з подвійною тактовою базою.
Час публікації: 19 квітня 2024 р